Открытые источники, в частности
документ SFF-TA-1001, содержит описание U.3 интерфейса с точностью до сигнальных цепей, а также официальную трактовку термина Tri-mode PHY и других базовых понятий стандарта.
В частности, там определяется распределение дифференциальных пар интерфейса между портами двухпортового устройства, называемых в этом контексте доменами.
В отличие от дифференциальных пар сигналов данных, прямые аналоги которых существуют во всех трех интерфейсах SAS, SATA и PCIe, некоторые дополнительные сигналы, специфичные для PCIe (в частности, дифференциальная пара для передачи опорной частоты Reference Clock, REFCLK +/-), отсутствует в распиновке SAS и SATA. Это обстоятельство требует особого внимания со стороны разработчиков оборудования, а также сервисных инженеров, рискуя стать причиной появления частично совместимых узлов (накопителей, контроллеров, кабелей, объединительных плат) или неочевидных неисправностей, проявление которых зависит от режима работы интерфейса.